Demultiplekseri

Kokeneet kirjoittajat eivät ole vielä tarkistaneet sivun nykyistä versiota, ja se voi poiketa merkittävästi 28. elokuuta 2014 tarkistetusta versiosta . vahvistus vaatii 41 muokkausta .

Demultiplekseri on looginen laite, joka on suunniteltu kytkemään signaali yhdestä informaatiotulosta toiseen informaatiolähtöön. Siten demultiplekseri on toiminnallisesti multiplekserin vastakohta . Kaavioissa demultiplekserit on merkitty DMX :llä tai DMS :llä .

Olemus ja toteutussuunnitelma

TTL:n tapauksessa loogisia elementtejä "AND" käytetään kanavan vaihtoon. FET-kytkimiä käytetään laajalti CMOS-mikropiireissä. Siksi heiltä puuttuu demultiplekserin käsite. Tietotulot ja -ulostulot voidaan vaihtaa keskenään niin, että multiplekseri voi toimia demultiplekserina.

Jos lähtöjen lukumäärän ja osoitettavien tulojen lukumäärän välinen suhde on n=2 m binääridemultipleksereillä tai n=3 m ternaarisilla demultipleksereillä, niin tällaista demultiplekseria kutsutaan valmiiksi. Jos n < 2 m binäärisille demultipleksereille tai n < 3 m ternäärisille demultipleksereille, niin demultiplekserin sanotaan olevan epätäydellinen. Demultiplekserien toiminnot ovat samankaltaisia ​​kuin dekooderien . Dekooderia voidaan pitää demultiplekserina, jossa informaatiotulo pitää lähtöjen jännitteen aktiivisessa tilassa ja osoitetulot toimivat dekooderin tuloina. Siksi sekä dekooderien että demultiplekserien nimeämisessä kotimaisissa mikropiireissä käytetään samoja kirjaimia - ID.

Demultiplekserit suorittavat unaarisia (yksi tulo, yksi operandi) logiikkatoimintoja n-aarisen lähdön kanssa.

Katso myös

Muistiinpanot

Kirjallisuus

Linkit